• 《工程索引》(EI)刊源期刊
    • 中文核心期刊
    • 中國科技論文統計源期刊
    • 中國科學引文數據庫來源期刊

    留言板

    尊敬的讀者、作者、審稿人, 關于本刊的投稿、審稿、編輯和出版的任何問題, 您可以本頁添加留言。我們將盡快給您答復。謝謝您的支持!

    姓名
    郵箱
    手機號碼
    標題
    留言內容
    驗證碼

    基于FPGA的神經網絡硬件實現方法

    李昂 王沁 李占才 萬勇

    李昂, 王沁, 李占才, 萬勇. 基于FPGA的神經網絡硬件實現方法[J]. 工程科學學報, 2007, 29(1): 90-95. doi: 10.13374/j.issn1001-053x.2007.01.020
    引用本文: 李昂, 王沁, 李占才, 萬勇. 基于FPGA的神經網絡硬件實現方法[J]. 工程科學學報, 2007, 29(1): 90-95. doi: 10.13374/j.issn1001-053x.2007.01.020
    LI Ang, WANG Qin, LI Zhancai, WAN Yong. Neural networks hardware implementation based on FPGA[J]. Chinese Journal of Engineering, 2007, 29(1): 90-95. doi: 10.13374/j.issn1001-053x.2007.01.020
    Citation: LI Ang, WANG Qin, LI Zhancai, WAN Yong. Neural networks hardware implementation based on FPGA[J]. Chinese Journal of Engineering, 2007, 29(1): 90-95. doi: 10.13374/j.issn1001-053x.2007.01.020

    基于FPGA的神經網絡硬件實現方法

    doi: 10.13374/j.issn1001-053x.2007.01.020
    詳細信息
      作者簡介:

      李昂(1976-),男,博士研究生;王沁(1961-),女,教授,博士生導師

    • 中圖分類號: TP389.1;TP273.5

    Neural networks hardware implementation based on FPGA

    • 摘要: 提出了一種可以靈活適應不同的工程應用中神經網絡在規模、拓撲結構、傳遞函數和學習算法上的變化,并能及時根據市場需求快速建立原型的神經網絡硬件可重構實現方法.對神經網絡的可重構特征進行了分析,提出了三種主要的可重構單元;研究了可重構的脈動體系結構及BP網絡到該結構映射算法;探討了具體實現的相關問題.結果表明,這種方法不僅靈活性強,其實現的硬件也有較高的性價比,使用一片FPGA中的22個乘法器工作于100MHz時,學習速度可達432MCUPS.

       

    • 加載中
    計量
    • 文章訪問數:  159
    • HTML全文瀏覽量:  27
    • PDF下載量:  9
    • 被引次數: 0
    出版歷程
    • 收稿日期:  2005-11-09
    • 修回日期:  2006-04-10
    • 網絡出版日期:  2021-08-16

    目錄

      /

      返回文章
      返回
      中文字幕在线观看